Use este identificador para citar ou linkar para este item: http://hdl.handle.net/1843/BUOS-8UJJ7V
Tipo: Dissertação de Mestrado
Título: Projeto de um conversor analógico/digital por aproximações sucessivas de 12 bits
Autor(es): Rodrigo Durães de Vasconcellos
Primeiro Orientador: Diogenes Cecilio da Silva Junior
Resumo: Este trabalho apresenta o projeto de um conversor analógico/digital por aproximações sucessivas (SAR ADC) de 12 bits. As etapas de desenvolvimento do circuito de sinais mistos seguem uma metodologia específica que começa com a criação de modelos em alto nível deabstração e finaliza com a implementação de um circuito integrado (CI). As etapas são realizadas com o auxílio de ferramentas como o Stateflow, Simscape, SystemC/SystemCAMS e Cadence Design Framework II. O desenvolvimento do conversor surge da crescentedemanda por subsistemas de sinais mistos integrados em um SoC (System on Chip).
Abstract: This work presents the project of a 12-bit successive approximation analog-to-digital converter (SAR ADC). The mixed-signal development stages use a specific methodology that starts with the design of high abstraction level models and ends with the design of an integrated circuit (IC). The stages are fulfilled with the help of tools such as Stateflow,Simscape, SystemC/SystemC-AMS and Cadence Design Framework II. The converter development comes from the increasing demand for mixed-signal subsystems integrated into a SoC (System on Chip).
Assunto: Engenharia elétrica
Idioma: Português
Editor: Universidade Federal de Minas Gerais
Sigla da Instituição: UFMG
Tipo de Acesso: Acesso Aberto
URI: http://hdl.handle.net/1843/BUOS-8UJJ7V
Data do documento: 7-Dez-2011
Aparece nas coleções:Dissertações de Mestrado

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
disserta__o_rodrigo_dur_es.pdf4.59 MBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.