Please use this identifier to cite or link to this item: http://hdl.handle.net/1843/35091
Type: Dissertação
Title: Digital design of a forward error correction system for IEEE 802.15.7
Authors: Mateus Gonçalves Silva
First Advisor: Ricardo de Oliveira Duarte
First Referee: Davies William de Lima Monteiro
Second Referee: Frank Sill Torres
Third Referee: Dalton Martini Colombo
Abstract: Comunicação por luz visível (VLC Visible Light Communication) é um campo emergente que tem chamado atenção nos últimos tempos, sendo proposto como um complemento ou mesmo uma alternativa aos sistemas de Rádio Frequência (RF) convencionais. A motivação para isso é que estes últimos sofrem de um fenômeno conhecido como RF spectrum crunch devido ao uso exagerado de comunicação sem fio em aplicações de usuário final. A primeira tentativa global de normatizar o VLC foi promovida pelo IEEE 802.15.7, que detalha as camadas física (PHY - Physical) e de Controle de Acesso ao Meio (MAC Media Access Control) para o VLC de alcance curto. O padrão especifica três camadas PHY (I, II, and III) com trinta modos de operação que são adequados para uma ampla gama de cenários de canal ruidoso. O principal elemento dessas camadas é o Forward Error Correction (FEC), que define um conjunto de técnicas de controle de erro códigos Reed-Solomon (RS), Interleaving, Códigos Convolucionais (CC) utilizado para melhorar a capacidade de transmissão do canal. O objetivo desta dissertação de mestrado é propor um sistema digital que implementa um FEC compatível com o IEEE 802.15.7. O principal resultado deste trabalho é uma propriedade intelectual (IP Intellectual Property) de livre acesso para o FEC, acompanhada de uma explicação detalhada da sua arquitetura Register Transfer Level (RTL). Na literatura, a maioria dos esforços para implementar uma camada PHY compatível com o IEEE 802.15.7 é visada para aplicações de prototipação em plataformas embarcadas, enquanto um sistema digital dedicado é mais apropriado para a implementação de camadas PHY. Além do mais, a disponibilidade de IPs confiáveis para a área de comunicação, tais como o FEC e seus blocos básicos, é escassa. Estas constatações corroboram a necessidade de um trabalho como este. A verificação e a síntese do IP resultante é feita tanto no fluxo Field-Programmable Gate Array (FPGA) quanto no Application-Specific Integrated Circuit (ASIC), e os resultados para tamanho, atraso, consumo energético são analisados juntamente com uma validação cruzada dos mesmos. Os requisitos do IEEE 802.15.7 para a taxa de transferência efetiva e a latência também são conferidos para o IP, e eles são satisfeitos para a maioria dos modos de operação, dado os dispositivos selecionados. Melhorias para a arquitetura e a metodologia do projeto digital do FEC IP são discutidas no final desta dissertação, o que habilita oportunidades para futuros projetos acadêmicos e de desenvolvimento.
Abstract: Visible Light Communication (VLC) is an emerging field that has attracted attention in recent times, and it has been proposed as a complement or even an alternative to the conventional RF systems. The motivation for it is that the latter is suffering from a phenomenon known as RF spectrum crunch - due to the overuse of wireless communication in user-end applications. The first global attempt to standardize VLC was promoted by IEEE 802.15.7, which specifies the Physical (PHY) and Media Access Control (MAC) layers for short range VLC. It has three PHY layers (I, II, and III) with thirty operating modes suitable for a wide range of noisy channel conditions. The main element of them is the Forward Error Correction (FEC) component, which defines a set of error control techniques Reed Solomon (RS) codes, Interleaving, and Convolutional Codes (CC) employed to improve the capacity of the transmission channel. The goal of this master thesis is to propose a digital system that implements a FEC compliant with IEEE 802.15.7. The main outcome of this work is an open access Intellectual Property (IP) Core for the FEC, followed by a comprehensive explanation of its related Register Transfer Level (RTL) architecture. Most attempts for implementing a IEEE 802.15.7 compliant system is targeted to prototype applications in embedded platforms, whereas dedicated digital devices are more appropriate for the hardware realization of PHY layers. Moreover, the availability of reliable IP Cores for communication such as the FEC and its base blocks is scarce. These facts corroborate the demand for the intended work. Verification and synthesis of the resulting IP Core are carried out by both Field Programmable Gate Array (FPGA) and Application Specific Integrated Circuit (ASIC) flows, and their results for size, timing and power consumption are analyzed and cross validated. IEEE 802.15.7 requirements for throughput and latency are also checked for the FEC IP Core, and they are fulfilled for most operating modes at the target device technologies. Improvements for the digital design architecture and methodology of the FEC IP Core are discussed at the end of this thesis, enabling opportunities for future academic and development projects.
Subject: Engenharia elétrica
Sistemas digitais
Propriedade intelectual
language: eng
metadata.dc.publisher.country: Brasil
Publisher: Universidade Federal de Minas Gerais
Publisher Initials: UFMG
metadata.dc.publisher.department: ENG - DEPARTAMENTO DE ENGENHARIA ELÉTRICA
metadata.dc.publisher.program: Programa de Pós-Graduação em Engenharia Elétrica
Rights: Acesso Aberto
metadata.dc.rights.uri: http://creativecommons.org/licenses/by-nd/3.0/pt/
URI: http://hdl.handle.net/1843/35091
Issue Date: 15-Dec-2020
Appears in Collections:Dissertações de Mestrado

Files in This Item:
File Description SizeFormat 
master_thesis_mateus_silva.pdf9.41 MBAdobe PDFView/Open


This item is licensed under a Creative Commons License Creative Commons