Please use this identifier to cite or link to this item: http://hdl.handle.net/1843/RVMR-65VKJ8
Full metadata record
DC FieldValueLanguage
dc.contributor.advisor1Diogenes Cecilio da Silva Juniorpt_BR
dc.contributor.advisor-co1Claudionor Jose Nunes Coelho Juniorpt_BR
dc.contributor.referee1Jose Monteiro da Matapt_BR
dc.contributor.referee2Claudionor Jose Nunes Coelho Juniorpt_BR
dc.contributor.referee3Linnyer Beatriz Ruizpt_BR
dc.creatorDaniela Cristina Cascini Peixotopt_BR
dc.date.accessioned2019-08-12T07:51:12Z-
dc.date.available2019-08-12T07:51:12Z-
dc.date.issued2004-10-08pt_BR
dc.identifier.urihttp://hdl.handle.net/1843/RVMR-65VKJ8-
dc.description.abstractComplex embedded systems can no longer be effectively designed without consideration of the interaction of hardware and software domains. Current hardware description languages, such as VHDL and Verilog HDL focus on physical or register transfer logic levels and do not provide enough abstraction for complex system level designs. Architectural description languages provide higher levels of abstractionfocusing on the structural aspects, such as abstract components and their interactions. This work describes a new environment to specify and capture architectural design expertise of embedded systems. The architecture description is based on the composition of hardware and software components with the addition of an interface between them. Nonfunctional constraints for components and their interfaces can also be modeled and verified. The ideas discussed in this work have been implemented in a tool. This tool enables the description of an embedded system through a specific language, LACCES. It can also allow the behavioral simulation and the non-functional verification of the hardware and software components.pt_BR
dc.description.resumoSistemas embutidos complexos não podem mais ser projetados sem alguma consideração da interação entre os domínios de hardware e de software. As linguagens de descrição de hardware utilizadas atualmente como, por exemplo, VHDL e Verilog HDL possibilitam a descrição de sistemas no nível físico ou no nível de transferência entre registradores. Tais tipos de linguagens não possuem um nível de abstração suficiente para o projeto de sistemas complexos. Linguagens de descrição de arquitetura, no contrário provêem um nível de abstração maior, focando nos aspectos estruturas do sistema, tais como componentes abstratos e suas interações. O presente trabalho descreve um novo ambiente para especificar e capturar os elementos de projeto do nível de arquitetura de sistemas embutidos. A descrição da arquitetura é baseada na composição de componentes de hardware e de software com a adição de uma interface entre eles. Requisitos não funcionais especificados pra os componentes e para as suas interfaces também podem ser modelados e verificados. As idéias apresentadas neste trabalho foram implementadas em uma ferramenta. Esta ferramenta permite a descrição de um sistema embutido através de uma linguagem específica, LACCES. Ela também permite a simulação do comportamento e a verificação não funcional dos componentes de hardware e de software.pt_BR
dc.languagePortuguêspt_BR
dc.publisherUniversidade Federal de Minas Geraispt_BR
dc.publisher.initialsUFMGpt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectSistemas embutidospt_BR
dc.subjectArquiteturapt_BR
dc.subject.otherSoftware \xDesenvolvimentopt_BR
dc.subject.otherVHDL (Linguagem descritiva de hardware)pt_BR
dc.subject.otherComputaçãopt_BR
dc.titleLACCES: uma ferramenta para descrição da arquitetura de sistemas embutidospt_BR
dc.typeDissertação de Mestradopt_BR
Appears in Collections:Dissertações de Mestrado

Files in This Item:
File Description SizeFormat 
danielacascinipeixoto.pdf1.39 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.