Please use this identifier to cite or link to this item: http://hdl.handle.net/1843/RVMR-6TJRJ6
Full metadata record
DC FieldValueLanguage
dc.contributor.advisor1Claudionor Jose Nunes Coelho Juniorpt_BR
dc.contributor.referee1Ricardo dos Santos Ferreirapt_BR
dc.contributor.referee2Antonio Otavio Fernandespt_BR
dc.contributor.referee3Sergio Vale Aguiar Campospt_BR
dc.creatorMarcia Carolina Marra de Oliveirapt_BR
dc.date.accessioned2019-08-09T20:37:06Z-
dc.date.available2019-08-09T20:37:06Z-
dc.date.issued2006-06-27pt_BR
dc.identifier.urihttp://hdl.handle.net/1843/RVMR-6TJRJ6-
dc.description.abstractEquivalence Checking is one the of the key components in formal verification for digital systems. It is also one of the most widely used approaches in industry for functional equivalence verification of different designs. A number of recently proposed BDD and SAT based approaches have met with considerable success in this area. However, the growing gap between the current solvers capabilities and the increasing complexity in digital designs lead to exploring alternative, better solutions. This work proposes an intelligent kernel for distributed processing of SAT solvers in Equivalence Checking. Specifically, the proposed kernel exploits a new technique for identifying structural similarities between the circuits. Finally, results of verification using the proposed methodology are presented.pt_BR
dc.description.resumoVerificação por Equivalência é um dos componentes chave da metodologia de verificação formal atual para sistemas digitais. Ela é técnica de Verificação Formal mais utilizada atualmente pela indústria para verificação de igualdade entre duas descrições de um circuito. Diversas abordagens baseadas BDDs e SAT obtiveram um considerável sucesso nesta área. No entanto a crescente distânciaentre a capacidade dos resolvedores atuais e a complexidade das instâncias a serem verificadas motivam a exploração de novas alternativas, em busca de soluções melhores. Esta dissertação apresenta um núcleo inteligente para processamento distribuído de resolvedores SAT em Verificação por Equivalência. Especificamente, o núcleo proposto explora o processamento paralelo de resolvedores SAT e propõe uma nova técnica para a identificação de similaridades estruturais entre os circuitos a serem verificados. Ao final, são apresentados resultados que comprovam a eficiência da metodologia proposta.pt_BR
dc.languagePortuguêspt_BR
dc.publisherUniversidade Federal de Minas Geraispt_BR
dc.publisher.initialsUFMGpt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectprocessamento distribuidopt_BR
dc.subject.otherCircuitos eletronicos Projetos Processamento de dadospt_BR
dc.subject.otherComputaçãopt_BR
dc.subject.otherCircuitos integrados Verificaçãopt_BR
dc.subject.otherProcessamento eletrônico de dados Processamento distribuídopt_BR
dc.titleUm núcleo inteligente para processamento distribuído de resolvedores SAT em verificação por equivalênciaspt_BR
dc.typeDissertação de Mestradopt_BR
Appears in Collections:Dissertações de Mestrado

Files in This Item:
File Description SizeFormat 
marciacarolinamarraoliveira.pdf554.23 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.