Please use this identifier to cite or link to this item: http://hdl.handle.net/1843/SLBS-6GVF6Y
Full metadata record
DC FieldValueLanguage
dc.contributor.advisor1Claudionor Jose Nunes Coelho Juniorpt_BR
dc.contributor.referee1Antonio Alfredo Ferreira Loureiropt_BR
dc.contributor.referee2Antonio Otavio Fernandespt_BR
dc.contributor.referee3Linnyer Beatrys Ruizpt_BR
dc.creatorFabricio Orlando Damascenopt_BR
dc.date.accessioned2019-08-13T14:37:15Z-
dc.date.available2019-08-13T14:37:15Z-
dc.date.issued2005-09-09pt_BR
dc.identifier.urihttp://hdl.handle.net/1843/SLBS-6GVF6Y-
dc.description.abstractDue to the exponential increase of circuit complexity and due to the wide use of conventional veri¯cation techniques, the development of error-free circuits seems to be a di±culttask to accomplish. As the generation of project error-free circuits is not possible, a new approach must be used, allowing error detecting after the sales phase. This scenario requirescircuit monitoring in a continuous fashion, performing error detection during runtime, since error veri¯cation during simulation may not detect errors. The accomplishment of the runtime circuit monitoring process requires extra assertion logic for the entire circuits,performing a runtime check on the circuit expected behavior to detect possible inconsisten-cies. To propagate the data generated by the assertion through the circuit, a centralized process is required, named assertion processor, used to classify the assertions. This tease provides an innovative solution that uses a network to allow the visibility of the data generated by the assertion processor outside the circuit, allowing the problem solve. TheSNMP trap message has been chosen to propagate the necessary assertion data, since thismechanism has been widely used by network management systems.pt_BR
dc.description.resumoDevido ao crescimento exponencial na complexidade dos circuitos e a uma grande utilização de técnicas convencionais de verificação, o desenvolvimento de circuitos sem erros aparenta ser uma tarefa cada vez mais difícil de ser cumprida. Como não é possível a geração de circuitos sem erros de projeto, uma nova abordagem deve ser utilizada. De fato, este cenário requer o monitoramento de circuitos de uma forma contínua, possibilitando a detecção de erros em tempo de execução, devido que a verificação de erros durante a simulação não seja satisfatória. Para prover o monitoramento de circuitos em tempo de execução é necessária a adição de uma lógica de asserção extra em todo o circuito, provendo a verificação do comportamento esperado do circuito interno, havendo a detecção de possíveis inconsistências. Para propagar a informação gerada pela asserção através do circuito, é crucial que haja um centralizador, sendo necessário um processador de asserções para realizar a classificação das asserções. Esta dissertação propõe uma solução inovadora que utiliza uma rede para enviar a informação gerada pelo processador de asserção a um agente externo, que tem a capacidade de resolver o problema identificado. Para propagar a informação foi escolhido o mecanismo de Trap do SNMP, devido ao fato deste mecanismo ser largamente utilizado no processo de gerenciamento de redes.pt_BR
dc.languagePortuguêspt_BR
dc.publisherUniversidade Federal de Minas Geraispt_BR
dc.publisher.initialsUFMGpt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectAsserçõespt_BR
dc.subjectHardwarept_BR
dc.subject.otherMicroprocessadores Projeto e construçãopt_BR
dc.subject.otherCircuitos integradospt_BR
dc.subject.otherComputaçãopt_BR
dc.subject.otherRedes de computação Administraçãopt_BR
dc.subject.otherRedes de computação Protocolospt_BR
dc.titleUtilizando SNMP para asserções em hardwarept_BR
dc.typeDissertação de Mestradopt_BR
Appears in Collections:Dissertações de Mestrado

Files in This Item:
File Description SizeFormat 
fabricio_damasceno.pdf638.99 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.