Device-level interleaved converter for DC-AC applications

dc.creatorVítor Henrique Madureira Biajo
dc.date.accessioned2024-09-12T15:27:33Z
dc.date.accessioned2025-09-09T00:36:14Z
dc.date.available2024-09-12T15:27:33Z
dc.date.issued2024-03-08
dc.description.abstractA conexão de conversores c.c.-c.a. em paralelo tem sido uma ferramenta poderosa para alcançar alta capacidade de corrente em eletrônica de potência há anos, com inversores intercalados sendo um notável exemplo proeminente. Como revisado neste trabalho, com a modulação mais tradicional sendo a Modulação de Largura de Pulso com Deslocamento de Fase (PS-PWM), inúmeras topologias e técnicas de controle têm sido pesquisadas para melhorar a densidade de potência e métricas de qualidade de energia de inversores intercalados convencionais. No entanto, problemas como a presença de corrente de circulação e a maior complexidade no projeto e montagem dos magnéticos dificultam a ampla adoção desse recurso. Juntamente com o avanço da tecnologia de semicondutores e baseado em uma técnica de modulação sequencial chamada Modulação de Largura de Pulso Intercalada (IPWM), é proposto o Conversor Intercalado a Nível do Dispositivo (DLIC). A topologia apresentada permite o uso de conversores em paralelo sem adicionar indutores extras ao sistema, beneficiando aplicações onde a densidade de potência é um requisito crucial, como em acionamentos elétricos para tração, por exemplo. Este trabalho apresenta os conceitos básicos da intercalação, fornecendo uma extensa revisão da literatura e propondo uma topologia inovadora que é testada por simulações \textit{offline} e de tempo real. Os resultados são analisados em termos de volume do indutor, ondulação da corrente de saída, corrente de circulação e eficiência do conversor de potência. Essas métricas são, então, discutidas, e o trabalho conclui sobre os benefícios e desvantagens da topologia proposta.
dc.identifier.urihttps://hdl.handle.net/1843/76377
dc.languageeng
dc.publisherUniversidade Federal de Minas Gerais
dc.rightsAcesso Aberto
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/pt/
dc.subjectAcionamento elétrico
dc.subjectConversores de corrente elétrica
dc.subjectInversores elétricos
dc.subjectModulação de pulso (Eletrônica)
dc.subject.otherInterleaved converters
dc.subject.otherPulse-width modulation
dc.subject.otherDC-AC conversion
dc.subject.otherInverters
dc.subject.otherElectric drives
dc.titleDevice-level interleaved converter for DC-AC applications
dc.typeDissertação de mestrado
local.contributor.advisor1Sidelmo Magalhães Silva
local.contributor.advisor1Latteshttp://lattes.cnpq.br/4356279128408928
local.contributor.referee1Braz de Jesus Cardoso Filho
local.contributor.referee1Menaouar Berrehil El Kattel
local.creator.Latteshttp://lattes.cnpq.br/8189384490922076
local.description.resumoConnecting DC-AC converters in parallel has been a powerful tool to achieve high current capacity in power electronics for years, with interleaved inverters being a prominent example. As reviewed in this work, with the most traditional modulation being the Phase-Shifted Pulse Width Modulation (PS-PWM), numerous topologies and control techniques have been researched in order to improve power density and power quality metrics of conventional interleaved inverters. However, issues such as the presence of circulating currents and higher complexity in the magnetics design can hinder the wide adoption of this technique. Along with the advancement of semiconductor technology, and based on a sequential modulation technique called Interleaved Pulse Width Modulation (IPWM), the Device-Level Interleaved Converter (DLIC) is proposed. The presented topology allows the use of paralleled converters without adding extra inductors to the system, benefiting applications where power density is a crucial requirement, such as electric drives for traction, for example. This work presents the main concepts of interleaving, providing an extensive literature review and proposing a novel topology that is tested through offline and real-time simulations. Results are analyzed in terms of inductor volume, output current ripple, circulating current, and power converter efficiency. These metrics are discussed, and the work concludes on the benefits and drawbacks of the proposed topology.
local.publisher.countryBrasil
local.publisher.departmentENG - DEPARTAMENTO DE ENGENHARIA ELÉTRICA
local.publisher.initialsUFMG
local.publisher.programPrograma de Pós-Graduação em Engenharia Elétrica

Arquivos

Pacote original

Agora exibindo 1 - 1 de 1
Carregando...
Imagem de Miniatura
Nome:
Dissertação - Vitor Biajo - DLIC.pdf
Tamanho:
37.42 MB
Formato:
Adobe Portable Document Format

Licença do pacote

Agora exibindo 1 - 1 de 1
Carregando...
Imagem de Miniatura
Nome:
license.txt
Tamanho:
2.07 KB
Formato:
Plain Text
Descrição: