Please use this identifier to cite or link to this item: http://hdl.handle.net/1843/50383
Full metadata record
DC FieldValueLanguage
dc.contributor.advisor1Hugo Daniel Hernandez Herrerapt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/8883830935165755pt_BR
dc.contributor.referee1Francisco de Assis Brito Filhopt_BR
dc.contributor.referee2Dalton Martini Colombopt_BR
dc.creatorDiego Augusto Pontespt_BR
dc.creator.Latteshttp://lattes.cnpq.br/2262927343818104pt_BR
dc.date.accessioned2023-02-24T20:08:31Z-
dc.date.available2023-02-24T20:08:31Z-
dc.date.issued2022-06-08-
dc.identifier.urihttp://hdl.handle.net/1843/50383-
dc.description.abstractWith the constant technological evolution, the demand for higher processing speeds in digital systems is also continuous. Clock multiplier are circuits responsible for generating a higher frequency signal from a reference signal of lower frequency, like a piezoelectric crystal, for example. The Phase-Locked Loop (PLL) is the basis of this circuit and is the focus of different studies, in the search for better experimental results that, consequently, will have a positive impact on quality spectral output signal of the clock multiplier circuit. This work presents the design of a Type I PLL in 180 nm CMOS technology, based on a VCO in ring topology, with a divider in the feedback loop, a phase detector in a dynamic topology, in addition to a new filter proposal, based on equivalent resistance generated as a function of switched capacitors. Descriptions and simulations of each circuit block are presented, discussed and validated so that the final circuit is presented, as well as your simulation and layout. With a division factor of 32 and a reference signal of 50 MHz, the simulations of proposed topology presented a bandwidth of 25 MHz, a phase noise of -118 dBc/Hz at 1 MHz offset, 486 fs of built-in jitter and REF-spur levels of -63 dB. Also, although the technology used is not the latest, this circuit has a low power consumption, 10 mW, in addition to a total area of 0.0105 mm². These results were compared with other works showing that this proposal is compatible with the state of the art on PLL.pt_BR
dc.description.resumoCom a constante evolução tecnológica, a demanda por maiores velocidades de processamento dos sistemas digitais também é contínua. Multiplicadores de clock são circuitos capazes de gerar um sinal de alta frequência, a partir de um sinal de frequência inferior, como de um cristal piezoelétrico, por exemplo. O Phase-Locked Loop (PLL) é a base deste circuito e é foco de diferentes estudos na busca por melhores resultados experimentais que, consequentemente, impactarão positivamente na qualidade espectral do sinal de saída do circuito multiplicador de clock. Este trabalho apresenta o projeto de um PLL do Tipo I em tecnologia CMOS de 180 nm, baseado em um oscilador em anel, com um divisor na malha de realimentação, um detector de fase em uma topologia dinâmica, além de uma nova proposta de filtro, baseado na resistência equivalente gerada em função de capacitores chaveados. As descrições e simulações de cada bloco do circuito são mostradas, discutidas e validadas para que o circuito final seja apresentado, bem como sua simulação e layout. Com um fator de divisão de 32 e um sinal de referência de 50 MHz, as simulações da topologia proposta apresentaram uma largura de banda de 25 MHz, um ruído de fase de -118 dBc/Hz à 1 MHz de deslocamento, 486 fs de jitter integrado e níveis de espúrios de -63 dB. Além disso, embora a tecnologia utilizada não seja a mais atual, esse circuito tem um baixo consumo de potência, 10 mW, além de uma área total de 0.0105 mm². Esses resultados foram comparados com outros trabalhos, mostrando que esta proposta é compatível com o estado da arte sobre PLL.pt_BR
dc.languageporpt_BR
dc.publisherUniversidade Federal de Minas Geraispt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentENG - DEPARTAMENTO DE ENGENHARIA ELÉTRICApt_BR
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapt_BR
dc.publisher.initialsUFMGpt_BR
dc.rightsAcesso Abertopt_BR
dc.subjectPhase-Locked Looppt_BR
dc.subjectOscilador em anelpt_BR
dc.subjectBaixo Jitterpt_BR
dc.subjectRuído de fasept_BR
dc.subjectCMOSpt_BR
dc.subject.otherEngenharia elétricapt_BR
dc.subject.otherOsciladores elétricospt_BR
dc.titleProjeto de um Phase-Locked Loop de baixo Jitter em tecnologia CMOSpt_BR
dc.typeDissertaçãopt_BR
Appears in Collections:Dissertações de Mestrado

Files in This Item:
File Description SizeFormat 
Dissertacao_DiegoAugustoPontes.pdfDissertação - Diego Augusto Pontes3.72 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.