Um núcleo inteligente para processamento distribuído de resolvedores SAT em verificação por equivalências

dc.creatorMarcia Carolina Marra de Oliveira
dc.date.accessioned2019-08-09T20:37:06Z
dc.date.accessioned2025-09-09T00:03:34Z
dc.date.available2019-08-09T20:37:06Z
dc.date.issued2006-06-27
dc.description.abstractEquivalence Checking is one the of the key components in formal verification for digital systems. It is also one of the most widely used approaches in industry for functional equivalence verification of different designs. A number of recently proposed BDD and SAT based approaches have met with considerable success in this area. However, the growing gap between the current solvers capabilities and the increasing complexity in digital designs lead to exploring alternative, better solutions. This work proposes an intelligent kernel for distributed processing of SAT solvers in Equivalence Checking. Specifically, the proposed kernel exploits a new technique for identifying structural similarities between the circuits. Finally, results of verification using the proposed methodology are presented.
dc.identifier.urihttps://hdl.handle.net/1843/RVMR-6TJRJ6
dc.languagePortuguês
dc.publisherUniversidade Federal de Minas Gerais
dc.rightsAcesso Aberto
dc.subjectCircuitos eletronicos Projetos Processamento de dados
dc.subjectComputação
dc.subjectCircuitos integrados Verificação
dc.subjectProcessamento eletrônico de dados Processamento distribuído
dc.subject.otherprocessamento distribuido
dc.titleUm núcleo inteligente para processamento distribuído de resolvedores SAT em verificação por equivalências
dc.typeDissertação de mestrado
local.contributor.advisor1Claudionor Jose Nunes Coelho Junior
local.contributor.referee1Ricardo dos Santos Ferreira
local.contributor.referee1Antonio Otavio Fernandes
local.contributor.referee1Sergio Vale Aguiar Campos
local.description.resumoVerificação por Equivalência é um dos componentes chave da metodologia de verificação formal atual para sistemas digitais. Ela é técnica de Verificação Formal mais utilizada atualmente pela indústria para verificação de igualdade entre duas descrições de um circuito. Diversas abordagens baseadas BDDs e SAT obtiveram um considerável sucesso nesta área. No entanto a crescente distânciaentre a capacidade dos resolvedores atuais e a complexidade das instâncias a serem verificadas motivam a exploração de novas alternativas, em busca de soluções melhores. Esta dissertação apresenta um núcleo inteligente para processamento distribuído de resolvedores SAT em Verificação por Equivalência. Especificamente, o núcleo proposto explora o processamento paralelo de resolvedores SAT e propõe uma nova técnica para a identificação de similaridades estruturais entre os circuitos a serem verificados. Ao final, são apresentados resultados que comprovam a eficiência da metodologia proposta.
local.publisher.initialsUFMG

Arquivos

Pacote original

Agora exibindo 1 - 1 de 1
Carregando...
Imagem de Miniatura
Nome:
marciacarolinamarraoliveira.pdf
Tamanho:
554.23 KB
Formato:
Adobe Portable Document Format