Please use this identifier to cite or link to this item: http://hdl.handle.net/1843/BUOS-8UJJ7V
Type: Dissertação de Mestrado
Title: Projeto de um conversor analógico/digital por aproximações sucessivas de 12 bits
Authors: Rodrigo Durães de Vasconcellos
First Advisor: Diogenes Cecilio da Silva Junior
Abstract: Este trabalho apresenta o projeto de um conversor analógico/digital por aproximações sucessivas (SAR ADC) de 12 bits. As etapas de desenvolvimento do circuito de sinais mistos seguem uma metodologia específica que começa com a criação de modelos em alto nível deabstração e finaliza com a implementação de um circuito integrado (CI). As etapas são realizadas com o auxílio de ferramentas como o Stateflow, Simscape, SystemC/SystemCAMS e Cadence Design Framework II. O desenvolvimento do conversor surge da crescentedemanda por subsistemas de sinais mistos integrados em um SoC (System on Chip).
Abstract: This work presents the project of a 12-bit successive approximation analog-to-digital converter (SAR ADC). The mixed-signal development stages use a specific methodology that starts with the design of high abstraction level models and ends with the design of an integrated circuit (IC). The stages are fulfilled with the help of tools such as Stateflow,Simscape, SystemC/SystemC-AMS and Cadence Design Framework II. The converter development comes from the increasing demand for mixed-signal subsystems integrated into a SoC (System on Chip).
Subject: Engenharia elétrica
language: Português
Publisher: Universidade Federal de Minas Gerais
Publisher Initials: UFMG
Rights: Acesso Aberto
URI: http://hdl.handle.net/1843/BUOS-8UJJ7V
Issue Date: 7-Dec-2011
Appears in Collections:Dissertações de Mestrado

Files in This Item:
File Description SizeFormat 
disserta__o_rodrigo_dur_es.pdf4.59 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.